Cadence и Imec создают проект 3-нм 64-битного процессора - «Новости сети»
Тёмная тема в обновленном Вебмастере — «Блог для вебмастеров»
Тёмная тема в обновленном Вебмастере — «Блог для вебмастеров»
Android 15 делает устройства практически неуязвимыми для краж - «Новости сети»
Android 15 делает устройства практически неуязвимыми для краж - «Новости сети»
ASML проговорилась о надвигающейся катастрофе: из-за антикитайских санкций компания лишилась более половины заказов - «Новости сети»
ASML проговорилась о надвигающейся катастрофе: из-за антикитайских санкций компания лишилась более половины заказов - «Новости сети»
AMD и Intel объединились во имя процветания архитектуры x86 - «Новости сети»
AMD и Intel объединились во имя процветания архитектуры x86 - «Новости сети»
WD представила самые ёмкие жёсткие диски в мире — 32 Тбайт с UltraSMR и 26 Тбайт с CMR - «Новости сети»
WD представила самые ёмкие жёсткие диски в мире — 32 Тбайт с UltraSMR и 26 Тбайт с CMR - «Новости сети»
Из-за контрафактных светодиодов в ЕС уничтожат продукцию на миллиарды евро — так решил патентный суд - «Новости сети»
Из-за контрафактных светодиодов в ЕС уничтожат продукцию на миллиарды евро — так решил патентный суд - «Новости сети»
Революция в Обработке Документов: ИИ для Быстрого и Безопасного Распознавания
Революция в Обработке Документов: ИИ для Быстрого и Безопасного Распознавания
Альтернатива Discord отключила россиян - «Новости сети»
Альтернатива Discord отключила россиян - «Новости сети»
Официальный веб-сайт Poco перестанет работать 31 декабря - «Новости сети»
Официальный веб-сайт Poco перестанет работать 31 декабря - «Новости сети»
Intel завершила сборку второй литографической системы класса High-NA EUV - «Новости сети»
Intel завершила сборку второй литографической системы класса High-NA EUV - «Новости сети»
Новости мира Интернет » Новости » Новости мира Интернет » Cadence и Imec создают проект 3-нм 64-битного процессора - «Новости сети»


Компания Cadence и бельгийский институт Imec опубликовали пресс-релиз, в котором раскрыли планы по разработке 64-битного процессора для опытного выпуска с использованием 3-нм техпроцесса. Доработанные особым образом библиотеки и инструменты Cadence по проектированию чипов, а также опыт и знания специалистов Imec в области полупроводниковой литографии открывают возможность раннего воплощения в кремнии 3-нм процессора. В опытное производство цифровой проект будет направлен позднее в текущем году с целью выпустить рабочий чип до окончания года.


Информация размещенная на сайте - «print-prime.ru»





Опытное производство и фотошаблоны для выпуска 3-нм чипа готовит институт Imec. В производстве решения будут задействованы как 193-нм сканеры и иммерсионная литография (с погружением в жидкость), так и сканер диапазона EUV. Ранее Cadence и Imec уже работали вместе над проектом по выпуску опытного 5-нм решения и намерены перенести опыт сотрудничества на выпуск опытного 3-нм процессора. Ранний доступ к опытному производству поможет обнаружить слабые места в техпроцессе задолго до его внедрения в массовое производство. Например, таким образом было обнаружено случайное появление дефектов в рамках опытного выпуска 5-нм решений.


Предполагается, что опытный 3-нм процессор будет производиться с двойной проекцией в случае использования EUV-сканеров (по два фотошаблона на рабочий слой и, соответственно, по два прохода сканером) и с четырьмя фотошаблонами на слой для остальных рабочих слоёв микросхемы с использованием 193-нм сканера (self-aligned quadruple patterning, SAQP). Со временем, когда ASML выпустит EUV-сканеры с улучшенной оптической системой (с цифровой апертурой 0,5 или выше), для обработки каждого слоя с помощью EUV-сканеров будет достаточно одного прохода сканером и одного фотошаблона. Но это произойдёт после 2022 года.



Информация размещенная на сайте - «print-prime.ru»




Кроме собственно уменьшения масштаба технологических норм 3-нм полупроводники потребуют других новшеств. В частности, два первых металлических слоя должны быть выполнены из кобальта. Это снизит эффект электромиграции и уменьшит сопротивление проводников. Также потребуется изменить структуру транзисторов. Транзисторы с высокими монолитными затворами-рёбрами FinFET уйдут в прошлое, а вместо них появятся составные затворы из нанопроводников или наностраниц.

Компания Cadence и бельгийский институт Imec опубликовали пресс-релиз, в котором раскрыли планы по разработке 64-битного процессора для опытного выпуска с использованием 3-нм техпроцесса. Доработанные особым образом библиотеки и инструменты Cadence по проектированию чипов, а также опыт и знания специалистов Imec в области полупроводниковой литографии открывают возможность раннего воплощения в кремнии 3-нм процессора. В опытное производство цифровой проект будет направлен позднее в текущем году с целью выпустить рабочий чип до окончания года. Информация размещенная на сайте - «print-prime.ru» Опытное производство и фотошаблоны для выпуска 3-нм чипа готовит институт Imec. В производстве решения будут задействованы как 193-нм сканеры и иммерсионная литография (с погружением в жидкость), так и сканер диапазона EUV. Ранее Cadence и Imec уже работали вместе над проектом по выпуску опытного 5-нм решения и намерены перенести опыт сотрудничества на выпуск опытного 3-нм процессора. Ранний доступ к опытному производству поможет обнаружить слабые места в техпроцессе задолго до его внедрения в массовое производство. Например, таким образом было обнаружено случайное появление дефектов в рамках опытного выпуска 5-нм решений. Предполагается, что опытный 3-нм процессор будет производиться с двойной проекцией в случае использования EUV-сканеров (по два фотошаблона на рабочий слой и, соответственно, по два прохода сканером) и с четырьмя фотошаблонами на слой для остальных рабочих слоёв микросхемы с использованием 193-нм сканера (self-aligned quadruple patterning, SAQP). Со временем, когда ASML выпустит EUV-сканеры с улучшенной оптической системой (с цифровой апертурой 0,5 или выше), для обработки каждого слоя с помощью EUV-сканеров будет достаточно одного прохода сканером и одного фотошаблона. Но это произойдёт после 2022 года. Информация размещенная на сайте - «print-prime.ru» Кроме собственно уменьшения масштаба технологических норм 3-нм полупроводники потребуют других новшеств. В частности, два первых металлических слоя должны быть выполнены из кобальта. Это снизит эффект электромиграции и уменьшит сопротивление проводников. Также потребуется изменить структуру транзисторов. Транзисторы с высокими монолитными затворами-рёбрами FinFET уйдут в прошлое, а вместо них появятся составные затворы из нанопроводников или наностраниц.

Смотрите также

А что там на главной? )))



Комментарии )))