Cadence и Imec создают проект 3-нм 64-битного процессора - «Новости сети»
xAI покинул последний из сооснователей, остался только сам Илон Маск - «Новости сети»
xAI покинул последний из сооснователей, остался только сам Илон Маск - «Новости сети»
Годовая прибыль BYD упала впервые за четыре года, обнажив ужасы ценовой войны в Китае - «Новости сети»
Годовая прибыль BYD упала впервые за четыре года, обнажив ужасы ценовой войны в Китае - «Новости сети»
Китайские производители чипов стремятся к 2030 году добиться импортозамещения на 80 % - «Новости сети»
Китайские производители чипов стремятся к 2030 году добиться импортозамещения на 80 % - «Новости сети»
Первым в мире наручным часам на солнечных батареях исполнилось 50 лет - «Новости сети»
Первым в мире наручным часам на солнечных батареях исполнилось 50 лет - «Новости сети»
NASA возмутило частников отказом от коммерческих орбитальных станций — миллиарды инвестиций под угрозой - «Новости сети»
NASA возмутило частников отказом от коммерческих орбитальных станций — миллиарды инвестиций под угрозой - «Новости сети»
Компания Balmuda и экс-дизайнер Apple представили премиальный будильник с режимами для сна и работы - «Новости мира Интернет»
Компания Balmuda и экс-дизайнер Apple представили премиальный будильник с режимами для сна и работы - «Новости мира Интернет»
Apple планирует выпустить для Siri отдельное приложение в формате чат-бота - «Новости мира Интернет»
Apple планирует выпустить для Siri отдельное приложение в формате чат-бота - «Новости мира Интернет»
Google представила Lyria 3 Pro – ИИ для создания полноценных музыкальных треков - «Новости мира Интернет»
Google представила Lyria 3 Pro – ИИ для создания полноценных музыкальных треков - «Новости мира Интернет»
Ganance выпустили аксессуар Heir, который превращает обычные часы в умные - «Новости мира Интернет»
Ganance выпустили аксессуар Heir, который превращает обычные часы в умные - «Новости мира Интернет»
Разработчики Forza Horizon 6 «выкатили» системные требования — в том числе для «экстремальных» настроек графики и трассировки лучей - «Новости сети»
Разработчики Forza Horizon 6 «выкатили» системные требования — в том числе для «экстремальных» настроек графики и трассировки лучей - «Новости сети»
Новости мира Интернет » Новости » Новости мира Интернет » Cadence и Imec создают проект 3-нм 64-битного процессора - «Новости сети»


Компания Cadence и бельгийский институт Imec опубликовали пресс-релиз, в котором раскрыли планы по разработке 64-битного процессора для опытного выпуска с использованием 3-нм техпроцесса. Доработанные особым образом библиотеки и инструменты Cadence по проектированию чипов, а также опыт и знания специалистов Imec в области полупроводниковой литографии открывают возможность раннего воплощения в кремнии 3-нм процессора. В опытное производство цифровой проект будет направлен позднее в текущем году с целью выпустить рабочий чип до окончания года.


Информация размещенная на сайте - «print-prime.ru»





Опытное производство и фотошаблоны для выпуска 3-нм чипа готовит институт Imec. В производстве решения будут задействованы как 193-нм сканеры и иммерсионная литография (с погружением в жидкость), так и сканер диапазона EUV. Ранее Cadence и Imec уже работали вместе над проектом по выпуску опытного 5-нм решения и намерены перенести опыт сотрудничества на выпуск опытного 3-нм процессора. Ранний доступ к опытному производству поможет обнаружить слабые места в техпроцессе задолго до его внедрения в массовое производство. Например, таким образом было обнаружено случайное появление дефектов в рамках опытного выпуска 5-нм решений.


Предполагается, что опытный 3-нм процессор будет производиться с двойной проекцией в случае использования EUV-сканеров (по два фотошаблона на рабочий слой и, соответственно, по два прохода сканером) и с четырьмя фотошаблонами на слой для остальных рабочих слоёв микросхемы с использованием 193-нм сканера (self-aligned quadruple patterning, SAQP). Со временем, когда ASML выпустит EUV-сканеры с улучшенной оптической системой (с цифровой апертурой 0,5 или выше), для обработки каждого слоя с помощью EUV-сканеров будет достаточно одного прохода сканером и одного фотошаблона. Но это произойдёт после 2022 года.



Информация размещенная на сайте - «print-prime.ru»




Кроме собственно уменьшения масштаба технологических норм 3-нм полупроводники потребуют других новшеств. В частности, два первых металлических слоя должны быть выполнены из кобальта. Это снизит эффект электромиграции и уменьшит сопротивление проводников. Также потребуется изменить структуру транзисторов. Транзисторы с высокими монолитными затворами-рёбрами FinFET уйдут в прошлое, а вместо них появятся составные затворы из нанопроводников или наностраниц.

Компания Cadence и бельгийский институт Imec опубликовали пресс-релиз, в котором раскрыли планы по разработке 64-битного процессора для опытного выпуска с использованием 3-нм техпроцесса. Доработанные особым образом библиотеки и инструменты Cadence по проектированию чипов, а также опыт и знания специалистов Imec в области полупроводниковой литографии открывают возможность раннего воплощения в кремнии 3-нм процессора. В опытное производство цифровой проект будет направлен позднее в текущем году с целью выпустить рабочий чип до окончания года. Информация размещенная на сайте - «print-prime.ru» Опытное производство и фотошаблоны для выпуска 3-нм чипа готовит институт Imec. В производстве решения будут задействованы как 193-нм сканеры и иммерсионная литография (с погружением в жидкость), так и сканер диапазона EUV. Ранее Cadence и Imec уже работали вместе над проектом по выпуску опытного 5-нм решения и намерены перенести опыт сотрудничества на выпуск опытного 3-нм процессора. Ранний доступ к опытному производству поможет обнаружить слабые места в техпроцессе задолго до его внедрения в массовое производство. Например, таким образом было обнаружено случайное появление дефектов в рамках опытного выпуска 5-нм решений. Предполагается, что опытный 3-нм процессор будет производиться с двойной проекцией в случае использования EUV-сканеров (по два фотошаблона на рабочий слой и, соответственно, по два прохода сканером) и с четырьмя фотошаблонами на слой для остальных рабочих слоёв микросхемы с использованием 193-нм сканера (self-aligned quadruple patterning, SAQP). Со временем, когда ASML выпустит EUV-сканеры с улучшенной оптической системой (с цифровой апертурой 0,5 или выше), для обработки каждого слоя с помощью EUV-сканеров будет достаточно одного прохода сканером и одного фотошаблона. Но это произойдёт после 2022 года. Информация размещенная на сайте - «print-prime.ru» Кроме собственно уменьшения масштаба технологических норм 3-нм полупроводники потребуют других новшеств. В частности, два первых металлических слоя должны быть выполнены из кобальта. Это снизит эффект электромиграции и уменьшит сопротивление проводников. Также потребуется изменить структуру транзисторов. Транзисторы с высокими монолитными затворами-рёбрами FinFET уйдут в прошлое, а вместо них появятся составные затворы из нанопроводников или наностраниц.

Цитирование статьи, картинки - фото скриншот - Rambler News Service.
Иллюстрация к статье - Яндекс. Картинки.
Есть вопросы. Напишите нам.
Общие правила  поведения на сайте.

Смотрите также

А что там на главной? )))



Комментарии )))